Low Specific On-resistance SOI LDMOS Device with P<SUP>+P-top Layer in the Drift Region
[Kisti 연계] 대한전자공학회 Journal of semiconductor technology and science Vol.14 No.5 2014 pp.673-681
협약을 통해 무료로 제공되는 자료로, 원문이용 방식은 연계기관의 정책을 따르고 있습니다.
0개의 논문이 장바구니에 담겼습니다.
- 구매 불가 논문
-