0.35 um BCD 공정을 이용한 LLC resonant controller IC 회로 설계
한국ITS학회 한국ITS학회 학술대회 2009년 한국ITS학회 추계학술대회 및 정기총회 2009.10 pp.373-378
4,000원
※ 기관로그인 시 무료 이용이 가능합니다.
0.35 um 2P3M BCD 공정을 이용한 LLC 공진 제어 IC 설계
[Kisti 연계] 대한전자공학회 電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체 Vol.47 No.5 2010 pp.71-79
협약을 통해 무료로 제공되는 자료로, 원문이용 방식은 연계기관의 정책을 따르고 있습니다.
고해상도 저전력 SAR ADC의 면적 최적화를 위한 타이밍 레지스터 구조 설계
[Kisti 연계] 대한전자공학회 電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체 Vol.47 No.8 2010 pp.47-55
협약을 통해 무료로 제공되는 자료로, 원문이용 방식은 연계기관의 정책을 따르고 있습니다.
0개의 논문이 장바구니에 담겼습니다.
- 구매 불가 논문
-