earticle

논문검색

論文

차동 양자화를 사용한 병렬 방식의 직접 디지털 주파수 합성기

원문정보

The Direct Digital Frequency Synthesizer of Parallel Type Using the Differential Quantization

김종일, 이윤식, 이의권

피인용수 : 0(자료제공 : 네이버학술정보)

초록

영어

In this paper, a new method to reduce the size of ROM in the direct digital frequency synthesizer(DDFS) is proposed. And we design the phase-to-sine converter using the phase accumulator of parallel type for generating the high frequency. The new ROM compression method can reduce the ROM size by using the two ROM. The quantized value of sine is saved by the quantized-ROM(Q-ROM) and the differential ROM(D-ROM). So the total size of the ROM in the proposed DDFS is significantly reduced compared to the original ROM. The ROM compression ratio of 67.5% is achieved by this method. Also, the power consumption is decreased according to the ROM size reduction.

한국어

본 논문에서는 새로운 ROM 압축방식을 사용한 저전력 직접 디지털 주파수 합성기를 제안하고 낮은 클럭에서 동작하는 위상 누적기를 병렬로 연결하여 높은 주파수를 생성하는 위상-사인 변환기를 설계한다. ROM크기를 줄이기 위해 사인파를 양자화 할 때 일련의 차동 양자화 기술을 응용, 변형하여 양자화 ROM(Quantized ROM : Q-ROM과 차동 ROM(Differential ROM : D-ROM)을 사용하는 QD-ROM 압축방식을 제안한다. 이를 사용함으로써 67.5%의 ROM 사이즈를 감소시킬 수 있고 ROM의 크기를 줄여 전력 소모를 줄일 수 있다.

목차

요약
 Abstract
 I. 서론
 II. DDFS의 기본 구조
 III. 저전력 광대역 직접 디지털 주파수 합성기 설계
  1. ROM 사이즈를 축소하기 위한 기법
  2. Sing-phase difference방식을 이용한 ROM 크기 축소 기법
  3. 고속 DDFS를 구현하기 위한 병렬 위상 누적기
 IV. 위상-사인 변환기의 FPGA설계 및 심뮬레이션
  1. 2-병렬 QD-ROM 크기 축소 기법를 이용한 위상-사인 변환기 설계
  2. Sine-phase difference방식의 2-병렬 QD-ROM를 이용한 위상-사인 변환기 설계
 V. 결론
 참고문헌

저자정보

  • 김종일 Chong-Il Kim. 관동대학교 전자정보통신공학부 교수
  • 이윤식 Yun-Sik Lee. 관동대학교 전자공학과 박사과정
  • 이의권 Eui-Kwon Lee. 관동대학교 전자공학과 석사과정

참고문헌

자료제공 : 네이버학술정보

    함께 이용한 논문

      ※ 기관로그인 시 무료 이용이 가능합니다.

      • 4,300원

      0개의 논문이 장바구니에 담겼습니다.