earticle

논문검색

디바이스와 모듈

새로운 멀티프로세서 디자인을 위한 상위수준합성 시스템의 회로 복잡도 최적화 ILP 알고리즘

원문정보

A Circuit Complexity Optimization ILP Algorithm of High-level Synthesis System for New Multiprocessor Design

장정욱, 인치호

피인용수 : 0(자료제공 : 네이버학술정보)

초록

영어

In this paper, we have proposed a circuit complexity optimization ILP algorithm of high-level synthesis system for new multiprocessor design. We have analyzed to the operator characteristics and structure of datapath in the most important high-level synthesis. We also introduced the concept of virtual operator for the scheduling of multi-cycle operations. Thus, we demonstrated the complexity to implement a multi-cycle operation of the operator, regardless of the type of operation that can be applied for commonly use in the ILP algorithm. We have achieved is that standard benchmark model for the scheduling of the 5th digital wave filter, it was exactly the same due to the existing datapath scheduling results.

한국어

본 논문에서는 새로운 멀티프로세서 디자인을 위한 상위 수준 합성 시스템의 회로 복잡도 최적화 ILP 알고리즘을 제안하였다. 상위수준 합성에서 가장 중요한 연산자의 특성과 데이터패스의 구조를 분석하고, 멀티사이클 연산의 스케줄링 시 가상연산자 개념을 도입함으로써, 멀티사이클 연산을 구현하는 연산자의 유형에 관계없이 공통으로 적용시킬 수 있는 ILP 알고리즘을 이용하여 증명하였다. 기술된 알고리즘의 스케줄링 성능을 평가하기 위하여, 표준벤치마크 모델인 5차 디지털 웨이브필터에 대한 스케줄링을 행한 결과, 기존의 데이터패스 스케줄링 결과와 정확하게 일치함으로서, 제시된 모든 ILP 수식이 정확하게 기술되었음을 알 수 있었다.

목차

요약
 Abstract
 Ⅰ. 서론
 Ⅱ. 유형에 따른 ILP 스케줄링 알고리즘
  1. 스케줄링의 절차
  2. 스케줄링을 위한 기본형 ILP 관계식
  3. 스케줄링을 위한 확장형 ILP 관계식
  4. ILP 기반의 데이터패스 스케줄링
 Ⅲ. 실험 및 결과
 Ⅳ. 결론
 References

저자정보

  • 장정욱 Jeong-Uk Chang. 준회원, 세명대학교 컴퓨터학부
  • 인치호 Chi-Ho Lin. 정회원, 세명대학교 컴퓨터학부

참고문헌

자료제공 : 네이버학술정보

    함께 이용한 논문

      ※ 원문제공기관과의 협약기간이 종료되어 열람이 제한될 수 있습니다.

      0개의 논문이 장바구니에 담겼습니다.