earticle

논문검색

위성통신 단말용 저 위상잡음 주파수 합성기 설계에 관한 연구

원문정보

A Study on Low Phase Noise Frequency Synthesizer Design for Satellite Terminal

류준규, 오덕길, 홍성용

피인용수 : 0(자료제공 : 네이버학술정보)

초록

영어

In this paper, we present the high resolution and low phase noise frequency synthesizer for satellite terminal. To improve the phase noise of frequency synthesizer, we analyze how the configuration of frequency synthesizer affect the phase noise. The implemented frequency synthesizer reduce the phase noise and show the high resolution. The output power of this frequency synthesizer is over -2dBm in 950~1450MHz and the phase noise of the -101dBc/Hz at 10kHz frequency offset.

한국어

본 논문에서 위성통신 단말에 적용할 PLL 주파수 합성기의 잡음 특성을 분석하였고, 주파수 간격(step size)을 작게하면서 저 위상잡음 특성을 갖도록 설계 및 구현하였다. 구현된 주파수 합성기 모듈은 950~1450 MHz 대역에서 -2dBm 이상의 출력을 보였으며, 위상잡음은 10kHz offset에서 -101dBc/Hz로 측정되었다. 주파수 합성기의 위상잡음 특성을 분석한 결과 루프대역 내에서의 위상잡음은 분주기 값을 작게 하기위한 LO의 특성을 따라 감을 알 수 있었다.

목차

요약
 ABSTRACT
 I. 서론
 Ⅱ. PLL 주파수 합성기 잡음특성 분석
  1. 일반적인 PLL 잡음특성 분석[2]
  2. Offset PLL 잡음특성 분석
 Ⅲ. 저 위상잡음 주파수 합성기 설계 및 제작
 Ⅳ. 결론
 참고문헌

저자정보

  • 류준규 Joon-Gyu Ryu. 한국전자통신연구원 위성방통융합연구팀
  • 오덕길 Deock-Gil Oh. 한국전자통신연구원 위성방통융합연구팀
  • 홍성용 Sung-Yong Hong. 정회원, 충남대학교 전파공학과 RF 기술연구실

참고문헌

자료제공 : 네이버학술정보

    함께 이용한 논문

      ※ 기관로그인 시 무료 이용이 가능합니다.
      ※ 학술발표대회집, 워크숍 자료집 중 4페이지 이내 논문은 '요약'만 제공되는 경우가 있으니, 구매 전에 간행물명, 페이지 수 확인 부탁 드립니다.

      • 4,000원

      0개의 논문이 장바구니에 담겼습니다.