earticle

논문검색

SESSION 9 - 무선통신설비 I, 좌장 : 김형석(중앙대학교)

등가회로 모델링을 이용한 적층구조 PCB의 임피던스 저감 연구

원문정보

A Study on Impedance Reduction of Multilayer PCB Using Equivalent Circuit Modeling

김군태, 고재형, 최혁재, 김형석

피인용수 : 0(자료제공 : 네이버학술정보)

목차

Abstract
 I. 서론
 II. 본론
  1. 등가회로 모델링
  2. 실수 계수를 갖는 AFS(Adaptive Frequency Sampling) 기법
  3. 근사함수를 이용한 등가회로 구현
  4. 적층구조 PCB와 임피던스 저감 구조의 등가회로 모델링
 III. 결론
 참고문헌

저자정보

  • 김군태 Koon-Tae Kim. 중앙대학교 전자전기공학부
  • 고재형 Jae-Hyeong Ko. 중앙대학교 전자전기공학부
  • 최혁재 Hyuk Jae Choi. 중앙대학교 전자전기공학부
  • 김형석 Hyeong-Seok Kim. 중앙대학교 전자전기공학부

참고문헌

자료제공 : 네이버학술정보

    함께 이용한 논문

      ※ 기관로그인 시 무료 이용이 가능합니다.
      ※ 학술발표대회집, 워크숍 자료집 중 4페이지 이내 논문은 '요약'만 제공되는 경우가 있으니, 구매 전에 간행물명, 페이지 수 확인 부탁 드립니다.

      • 4,000원

      0개의 논문이 장바구니에 담겼습니다.