earticle

논문검색

IEEE 802.16e Mobile WiMax 시스템을 위한효율적인 FFT 프로세서 설계

원문정보

Design of Efficient FFT Processor for IEEE 802.16e Mobile WiMax Systems

박윤옥, 박종원

피인용수 : 0(자료제공 : 네이버학술정보)

초록

영어

In this paper, an area-efficient FFT processor is proposed for IEEE 802.16e mobile WiMax systems. The proposed scalable FFT processor can support the variable length of 128, 512, 1024 and 2048. By reducing the required number of non-trivial multipliers with mixed-radix (MR) and multi-path delay commutator (MDC) architecture, the complexity of the proposed FFT processor is dramatically decreased without sacrificing system throughput. The proposed FFT processor was designed in hardware description language (HDL) and synthesized to gate-level circuits using 0.18um CMOS standard cell library. With the proposed architecture, the gate count for the processor is 46K and the size of memory is 64Kbits, which are reduced by 16% and 27%, respectively, compared with those of the 4-channel radix-2 MDC (R2MDC) FFT processor.

한국어

본 논문에서는 IEEE 802.16e mobile WiMax 시스템을 위한 효율적인 FFT 프로세서 구조를 제안한다. 제안된 scalable FFT/IFFT 프로세서는 128/512/1024/2048-point FFT 연산을 가변적으로 수행할 수 있다. 또한 mixed radix (MR) 기법과 multi- path delay commutator (MDC) 구조를 사용하여 비단순 승산을 줄임으로써 기존의 설계 구조에 비해 시스템 수율 변화 없이 하드웨어 복잡도를 크게 감소시켰다. 제안된 scalable FFT/IFFT 프로세서는 하드웨어 설계 언어 (HDL)를 이용하여 설계 되었고, 0.18um CMOS 스탠다드 셀 라이브러리를 이용하여 논리 합성되었다. 논리합성 결과 4채널 radix-2 MDC (R2MDC) FFT 프로세서와 비교시 16% 감소된 게이트 수와 27% 감소된 메모리로 구현 가능함이 확인되었다.

목차

요약
 Abstract
 I. 서론
 II. FFT 알고리즘 및 하드웨어 구조
 III. 제안하는 FFT 프로세서의 알고리즘 및 하드웨어 구조
  1. 제안하는 FFT 알고리즘
  2. 제안하는 FFT 알고리즘
 IV. 제안된 FFT 프로세서의 설계 및 구현 결과
 V. 결론
 참고문헌

저자정보

  • 박윤옥 Youn Ok Park. 정회원,한국전자통신연구원
  • 박종원 Jong-Won Park. 정회원, 충남대학교 공과대학 정보통신공학과

참고문헌

자료제공 : 네이버학술정보

    함께 이용한 논문

      ※ 기관로그인 시 무료 이용이 가능합니다.

      • 4,000원

      0개의 논문이 장바구니에 담겼습니다.